| Cognome   | COMPITO "A" |
|-----------|-------------|
| Matricola |             |
| Aula      |             |

# Parte A - Domande a risposta multipla

(indicare con X la risposta corretta nella tabella – non scrivere nella riga "Punteggio totale")

| Quesito          | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 |  |
|------------------|---|---|---|---|---|---|---|---|---|----|--|
| Risposta a       |   |   |   |   |   |   |   |   |   |    |  |
| Risposta b       |   |   |   |   |   |   |   |   |   |    |  |
| Risposta c       |   |   |   |   |   |   |   |   |   |    |  |
| Risposta d       |   |   |   |   |   |   |   |   |   |    |  |
| Punteggio totale |   |   |   |   |   |   |   |   |   |    |  |

### **Quesito A.1**

Un flip-flop JK ha gli ingressi J e K entrambi a uno logico. L'uscita Q:

- a) è uguale all'uscita Qn
- b) è sempre uguale a uno
- c) cambia stato a ogni ciclo di clock
- d) cambia stato ogni due ciclo di clock

#### Quesito A.2

In un ciclo di scrittura sincrono il segnale di STB deve restare alto per un ritardo minimo di:

- a) Tsu+Tk
- c) Tk

- b) Th+Tk
- d) Tk+Ttxmin

# **Quesito A.3**

Supponete che il SNR di un Sistema di acquisizione dati che usa un convertitore A/D da 10 bit sia 55,76dB; l'Efffective Number of Bits (ENOB) è:

a) 10 bit

b) 8 bit

c) 9 bit

d) 7 bit

# Quesito A.4

Un driver con resistenza di uscita  $Ro=Z_{\infty}$  pilota a livello alto (Voh) una linea con impedenza caratteristica  $Z_{\infty}$  con terminazione aperta. La tensione a transitorio esaurito all'estremo di terminazione è:

- a) Voh
- c) 2·Voh

- b) 0
- d) Voh/2

# **Quesito A.5**

Il guadagno di tensione di un regolatore boost con duty cycle D = 0.75 vale:

a) 0,75

b) 0,25

c) 1,33

d) 4

# **Quesito A.6**

La tensione di ripple di un raddrizzatore a semionda intera si dimezza se:

a) la capacità raddoppia

b) la frequenza si dimezza

# Politecnico di Torino Prova scritta - 20190125

# Elettronica Applicata

c) la corrente raddoppia

d) la tensione di ingresso si dimezza

### Quesito A.7

Dimezzando la capacità di carico di una porta logica CMOS la potenza dinamica cambia come:

a) 2

b) 1/2

c) 1/4

d) 4

# Quesito A.8

Una cella di memoria DRAM comprende:

a) Un floating gate MOS

b) Un MOS e una capacità

c) 6 MOS

d) un NMOS, un PMOS e due capacità

### **Quesito A.9**

Un decodificatore di indirizzo a 4 bit di ingresso richiede:

a) 4 porte NANDc) 4 porte AND

b) 8 porte NAND

d) 16 porte NAND

#### Quesito A.10

Una memoria DDR4 ha il bus clock a 2000 MHz e parallelismo 8 bit. Il massimo rate è:

a) 16 Gbit/s

b) 32 Gbit/s

c) 64 Gbit/s

d) 2 Gbit/s

# Parte -B - Problema B.1

Considerate N segnali analogici con frequenza massima 5kHz. I segnali sono convertiti in digitale con un S/H e un A/D che hanno rispettivamente tempo di acquisizione di 4  $\mu$ s e tempo di conversione di 6  $\mu$ s.

a) Supponendo un fattore di sovracampionamento K=2,5, determinare il massimo numero di segnali N e tracciare uno schema del sistema di conversione.

fmax=1/(4E-6+ 6E-6)Hz=100kHz con sovracampionamento K=2,5 fmax=40kHz ogni canale richiede 2x5kHz=10kHz quindi si possono convertire 4 canali



b) Calcolare il numero di bit del convertitore per avere un errore di quantizzazione inferiore allo 0,2%.

Nbit >=  $-\log 2(0.002) = 9$  (8 va anche bene considerando come errore relativo  $1/2^{N+1}$ )

### Parte-B - Problema B.2

Un driver è collegato a una linea di trasmissione in figura. La linea è lunga 20cm, ha Z∞=80Ω e la velocità di propagazione è 0.5c.



## Parametri:

Driver: Voh=3.0V; Vol=0.3V; Vcc=3.3V

Ricevitore: Vih=2.2V; Vil=1.4V

Determinare il massimo valore di Rs che minimizza il ritardo nella transizione L-H e tale per cui lo skew è zero per tutti i ricevitori ovunque collegati.

Per essere in IWS, l'ampiezza del primo gradino deve essere maggiore di Vih per transizione in salita:

Voh  $Z^{\infty}/(Rs+Z^{\infty}) > Vih$ 3x80/(Rs + 80) > 2.2

 $Rs < 29 \Omega$ 

Nota: nella formula va usata Voh, NON Vcc per la tensione di uscita del driver

a) La linea viene usata in un bus in cui si impiega un protocollo di trasmissione asincrono. Determinare la durata di un ciclo se il tempo di setup è 2 ns e il tempo di hold è 1 ns.

 $t_{WR} = t_k + t_{SU} + t_H + 4 x t_{TXmax} = 0 + 2 + 1 + 4 x 20 cm / 0,5c ns = 8.33 ns$ 

## Parte B - Problema B.3



# Si consideri il circuito mostrato in figura, dove le uscite Q dei FF sono inizialmente a 0.

a) Tracciare il diagramma temporale per le uscite Q1, Q2, A e Q3 e Out per 5 cicli di clock; supponete che tutti i ritardi siano trascurabili.

Nota: la figura qui sotto ignora la transizione in discesa al ciclo 5, non disegnata nella domanda. Quel fronte causerebbe una transizione in salita di Q2 e discesa di A. Va bene sia considerarla sia ignorarla, dato che la domanda era ambigua.



b) Calcolare la massima frequenza di clock supponendo questi parametri:

FF1,FF2 ed FF3:  $T_{ck\rightarrow Q}$  =5 ns; Th=1ns; Tsu=5ns

Porta NAND: Tp=3ns per H-L ed L-H

Tck >= Tckq + Tnand + Tsu = 5 + 3 + 5 ns = 13 ns

Fck <= 77 MHz

# Parte-B - Problema B.4

# Considerate questa funzione logica combinatoria: Out= not(A or (B and C and D))

a) Disegnate il circuito CMOS corrispondente.
 Nota; le reti del pull-up possono anche essere scambiate (A sopra, B//C//D sotto)



b) Supponendo che i MOS abbiano Ro=100Ω, calcolate il massimo ritardo per la transizione L-H e quella H-L supponendo di pilotare 5 porte logiche con capacità di ingresso Ci=5pF ciascuna.

Il caso peggiore nella transizione H-L  $\,$ e' quando sono attivi solo i 3 pull-down A B C, in serie TpHL = 0.69 Rmax Cmax = 0.69 x 3 x 100 x 5 x 5 ps = 5,175 ns

Il caso peggiore nella transizione L-H e' quando sono attivi solo il pull-up D e uno solo dei 3 (p.es. A), in serie

TpLH = 0.69 Rmax Cmax = 0.69 x 2 x 100 x 5 x 5 ps = 3,45 ns